Using System Generator for DSP Design |
班級規模及環境--熱線:4008699035 手機:15921673576/13918613812( 微信同號) |
堅持小班授課,為保證培訓效果,增加互動環節,每期人數限3到5人。 |
上課時間和地點 |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
近開課時間(周末班/連續班/晚班):Using System Generator for DSP Design:2025年5月19日--即將開課--........................(歡迎您垂詢,視教育質量為生命!) |
實驗設備 |
☆資深工程師授課
☆注重質量
☆邊講邊練
☆合格學員免費推薦工作
專注高端培訓17年,曙海提供的課程得到本行業的廣泛認可,學員的能力
得到大家的認同,受到用人單位的廣泛贊譽。
★實驗設備請點擊這兒查看★ |
新優惠 |
◆在讀學生憑學生證,可優惠500元。 |
質量保障 |
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
2、課程完成后,授課老師留給學員手機和Email,保障培訓效果,免費提供半年的技術支持。
3、培訓合格學員可享受免費推薦就業機會。 |
Using System Generator for DSP Design
|
課程介紹 |
采用 MathWorks MATLAB 和 Simulink 實現 DSP 算法而且希望使用 Xilinx System Generator for
DSP 設計的系統工程師、系統設計者、邏輯設計者和有經驗的硬件工程師。 |
必備條件 |
?? 有使用 MATLAB 和 Simulink 的經驗
?? 基本了解采樣原理 |
課程概要 |
?? 描述實現 DSP 功能的 System Generator 設計流程
?? 了解 Xilinx FPGA 的性能,從算法概念到硬件仿真實現設計
?? 列出 System Generator 中不同的低級和高級的功能模塊
?? 識別高級提取可能需要的硬件
?? 了解用于 FIR 和 FFT 設計的高級模塊
?? 執行硬件在回路(hardware-in-the-loop),提高生產率
?? 設計一個基于 System Generator 的多時鐘系統 |
實驗介紹 |
實驗 1:使用 Simulink - 了解如何使用 Simulink 工具箱模塊并進行系統設計。了解有效的采
樣速率。
實驗 2:Xilinx System Generator 入門 - 設計基于 DSP48(ML403)或基于乘累加器模塊
(SP3E)的 12 x 8 MAC。針對 ML403 和/或 Spartan?-3E FPGA 入門板執行硬件在回
路驗證。
實驗 3:信號布線 - 使用信號布線模塊設計填充和去填充邏輯。
實驗 4:實現系統控制 - 使用模塊和 Mcode 設計地址發生器電路。
實驗 5:設計基于 MAC 的 FIR - 使用自下至上的方法設計基于 MAC 的帶通 FIR 濾波器,并利
用 ML403 和/或 Spartan-3E FPGA 入門板進行硬件在回路驗證。
實驗 6:利用 FIR 編譯器模塊或 DAFIR 模塊設計 FIR 濾波器 - 利用 FIR 編譯器模塊
(ML403)或 DAFIR 模塊(SP3E)設計帶通 FIR 濾波器,從而提高生產率。利用
ML403和/或 Spartan-3E FPGA 入門板,通過硬件在回路驗證設計。
實驗 7:使用共享存儲器進行設計 - 了解使用多個 System Generator 模塊設計和實現多個時
鐘域系統。利用 ML403 和/或 Spartan-3E FPGA 入門板驗證硬件內的設計。
實驗 8:提高設計性能 - 使用時序分析器模塊和其它技術提高系統性能。 |
|