
計(jì)算機(jī)組成原理培訓(xùn)
第1章 計(jì)算機(jī)系統(tǒng)概述
1.1 計(jì)算機(jī)的概念和類型
1.2 計(jì)算機(jī)的誕生與發(fā)展
1.3 計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)
1.4 計(jì)算機(jī)的性能評(píng)價(jià)指標(biāo)
【第1章】第2章 數(shù)據(jù)的表示、運(yùn)算與校驗(yàn)
2.1 數(shù)值型數(shù)據(jù)的表示
2.2 字符型數(shù)據(jù)的表示
2.3 數(shù)據(jù)處理與存儲(chǔ)
2.4 基本運(yùn)算方法
2.5 常用的數(shù)據(jù)校驗(yàn)方法
【第2章】第3章 CPU子系統(tǒng)
3.1 CPU基本情況概述
3.2 指令系統(tǒng)
3.3 運(yùn)算部件與運(yùn)算器組織
3.5.1 MIPS32架構(gòu)CPU設(shè)計(jì) - MIPS32指令架構(gòu)
3.5.2 MIPS32架構(gòu)CPU設(shè)計(jì) - 基本部件分析
3.5.3 MIPS32架構(gòu)CPU設(shè)計(jì) - 單周期處理器設(shè)計(jì)
3.5.5 MIPS32架構(gòu)CPU設(shè)計(jì) - 指令的時(shí)間特性分析
3.6 提升CPU性能的高級(jí)技術(shù)
【第3章】第4章 存儲(chǔ)子系統(tǒng)
4.1 存儲(chǔ)系統(tǒng)概述
4.2 半導(dǎo)體存儲(chǔ)原理與芯片
4.3 半導(dǎo)體存儲(chǔ)器的組織邏輯
4.4 磁存儲(chǔ)原理與磁盤
4.5 光存儲(chǔ)原理與光盤
4.6 計(jì)算機(jī)三級(jí)存儲(chǔ)管理體系
4.7 其它高性能存儲(chǔ)器介紹
【第4章】第5章 總線與I/O子系統(tǒng)
5.1 I/O子系統(tǒng)概述
5.2 總線
5.3 程序傳送模式(PIO)
5.4 中斷模式
5.5 DMA模式
5.6 IOP與PPU模式第6章 I/O設(shè)備及其接口
6.1 輸入/輸出設(shè)備概述
6.2 鍵盤及其工作原理
6.3 顯示器件
6.4 打印設(shè)備